Mentor Graphics公司与中芯国际集成电路制造有限公司日前共同宣布中芯国际已采用 Mentor Graphics Calibre? PERC 电路可靠性验证解决方案为其最新的防静电(ESD)保护设计法之一。
这么做可帮助客户大型、复杂的系统级芯片(SoC)整体,包括I/O、中芯国际或第三方的嵌入式IP模块、以及eFuse嵌入式存储器,皆能达到ESD保护的要求。
中芯国际采用Calibre PERC的解决方案,是因为它能自动结合网表(netlist)以及物理布局的标准和测量来进行先进的可靠性验证。此前,这个步骤一直主要以手工完成。
中芯国际采用的Calibre PERC平台具备逻辑驱动布局分析能力,以确保所有的设计(包括中芯国际IP库和客户本身的设计)符合中芯国际的ESD设计规则。
中芯国际设计服务中心副总裁汤天申表示:"随着器件击穿电压的变化,以及低功耗设计中不同电压域界面带来的大量电路ESD防护脆弱点,新的应用和模型正让ESD设计者面临更大的挑战。我们提供了一个多管齐下的办法:在我们的IP库里包含强大的ESD保护,以Calibre PERC和中芯国际的设计规则进行电路检测,并根据我们客户具体的ESD性能及可靠性需求提供个别的咨询服务。我们也将在今年年中发行Calibre PERC设计工具包,让客户能自定义并完成规则检测。"
部分ESD保护的关键技术包括:
快速触发保护装置,以提高设计空间
低漏电保护电路和高抗闩锁能力(high latch-up immunity)
特别为IP内核和eFuse记忆体设计的本地ESD保护
跨电压域(cross-voltage domain)和数字模拟界面保护
在整个I/O环中为ESD保护设计提供一个共同的ESD接地通路,以确保安全放电
Calibre PERC产品不仅能检测设计漏洞,还能提供一个包含电路连接、布局结构、物理布局和设计规则的全方位调试电路可靠性的环境。这在目前没有其他任何工具能做到。
Mentor Graphics的设计解决方案市场营销高级总监Michael Buehler-Garcia表示:"设计师们意识到,无论他们的目标工艺节点是什么,电路的可靠性检测都是一个日渐增长的问题,它对自动操作的要求比过去更为复杂。这对于每一个连续节点上的良率和工艺长期可靠性的影响不断加大,因此设计者应规划把先进的可靠性检查,完整并永久地包含到设计流程中。"